Тесты по дисциплине «Микропроцессоры и микропроцессорная техника»
Устройство, способное формировать 2 устойчивых значения выходного сигнала и скачкообразно изменять эти значения под действием внешнего управляющего сигнала:
1.мультиплексор, 2.регистр, 3.компаратор, 4.триггер.
Устройство, для хранения информации, представленной в двоичном коде, состоит из связанных друг с другом триггеров:
1.мультиплексор, 2.регистр, 3.компаратор, 4.триггер.
Чмо определяется разрядность регистра:
1.числом триггеров, 2.числом элементов «ИЛИ», 3.числом инверторов.
Что представляет собой зависимость выходной логической величины от входных логических величин:
1.логическая функция, 2.логическая переменная, 3.логическая постоянная.
В схеме согласования МП КР580 с внешним устройством ВУ, генератор тактовых импульсов ГТИ выдаёт на вход МП тактовые импульсы, сдвинутые по фазе и по длительности для чего:
для обеспечения функционирования всех узлов ПК;
для синхронизации работы узлов МП; 3. для питания МП.
Для возбуждения колебаний генератора ГТИ служит:
1. электролитический конденсатор; 2. кварцевый резонатор;
3. микросхема логики серии К155ЛА3.
Какая частота сигнала будет поступать на вход 8-разрядного МП, если частота ГТИ составляет 90кГц:
1. 90кГц; 2. 10кГц; 3. 9кгц; 4. 180кГц.
Почему МП КР580ВМ80А называется однокристальным:
1. все элементы схемы выполнены в виде отдельных кристаллов;
2. МП представляет собой кристаллическую структуру;
3. все схемы МП выполнены на базе одного кристалла.
Буква М в обозначении типа корпуса микросхемы означает:
1. пластмассовый; 2. керамический; 3. бескорпусная микросхема.
Какая серия ИС характеризуется сверхмалыми входными токами и сверхмалым потреблением энергии:
1. К555; 2. КР531; 3. К155; 4. КР1554.
Это устройство преобразует номер входного сигнала в выходной двоичный код:
1. шифратор; 2. дешифратор; 3. сумматор; 4. компаратор.
Этот вход для большинства цифровых микросхем всегда является инверсным:
1. расширения; 2. разрешения; 3. адресный; 4. компаратор.
Эти микросхемы не имеют внутренней памяти и управляются уровнями входных сигналов:
1. комбинационные; 2. последовательные; 3. последовательностные.
Сигналы с выходов микросхем серии ТТЛ нельзя непосредственно подавать на входы микросхем серии:
1. ТТЛ; 2. ТТЛШ. 3. КМОП; 4. ЭСЛ.
В состав какого вида памяти входит ИС ППЗУ: 1.РПЗУ, 2.ОЗУ, 3.ПЗУ.
При замене микросхемой ПЗУ микросхемы комбинационной логики, одно из требований к ИС ПЗУ гласит: -количество выходов ИС ПЗУ не должно превышать: 1.числа адресных разрядов ПЗУ, 2.количества ячеек ПЗУ,
3.разрядности ПЗУ.
Какое обозначение имеют ИС ППЗУ на принципиальных схемах:
1.RAM, 2.ROM, 3.PROM.
Как известно для увеличения числа адресных разрядов ППЗУ применяют ИС дешифратора. Каким числом ИС ППЗУ можно управлять в этом случае, если на управляющие входы дешифратора поданы 4 старших адресных разряда ША:
1.16, 2.8, 3.1, 4.6, 4.7, 4.4.
Какой недостаток может проявиться в случае замены ИС ПЗУ микросхемой шифратора: 1.замена невозможна, 2.необходима перепрошивка ПЗУ,
3.ПЗУ окажется медленнее готовой схемы логики.
Какое минимальное количество адресных разрядов должно быть у ИС ППЗУ, которое управляет 7-сегментной индикацией:
1.4, 2.5, 3.2, 4.3, 5.6.
Для уменьшения числа адресных разрядов микросхемы памяти, на её старшие разряды адресных входов подают:
1.сигнал лог.»1», 2.сигнал лог.»0», 3.сигнал управления.
Что означает инверсный вход СS1 ИС ППЗУ, на который поступает сигнал с одного из выходов дешифратора в схеме управления ИС памяти:
1.общая шина, 2.вход стробирования, 3.выборка микросхемы ППЗУ.
Какое обозначение имеют ИС ОЗУ на принципиальных схемах:
1.RAM, 2.ROM, 3.PROM.
Какая разновидность ОЗУ используется в качестве системной оперативной памяти МПС: 1.статическая, 2.динамическая, 3.РПЗУ.
Как называется разновидность ОЗУ, в которой информация хранится в регистрах: 1.статическая, 2.динамическая, 3.РПЗУ.
Какое обозначение имеют ИС ПЗУ на принципиальных схемах:
1.RAM, 2.ROM, 3.PROM.
Как называется 3-состояние вывода ИС, используемое для отключения микросхемы от шины:
1.высокоомное, 2.лог.»1», 3.лог.»0».
Какая команда останавливает выполнение программы микропроцессором:
1.END, 2.MOV, 3.ADD, 4.HLT, 5.DAD.
Номера выводов всех корпусов микросхем считают, начиная с вывода:
1.самого длинного по направлению часовой стрелки,
2.помеченного ключом по направлению против часовой стрелки,
3.помеченного ключом по направлению часовой стрелки.
Какая архитектура построения микропроцессоров соответствует классу с полным набором команд:
1.MISC, 2.RISC, 3.CISC, 4.VLIW.